TOP
|
特許
|
意匠
|
商標
特許ウォッチ
Twitter
他の特許を見る
10個以上の画像は省略されています。
公開番号
2024134750
公報種別
公開特許公報(A)
公開日
2024-10-04
出願番号
2023045098
出願日
2023-03-22
発明の名称
メモリシステム
出願人
キオクシア株式会社
代理人
弁理士法人きさらぎ国際特許事務所
主分類
G11C
16/06 20060101AFI20240927BHJP(情報記憶)
要約
【課題】好適に動作可能なメモリシステムを提供する。
【解決手段】複数の半導体記憶装置と、制御装置とを備える。半導体記憶装置は、それぞれ、第1信号が入力される第1信号パッドと、第2信号が入力される第2信号パッドと、第3信号が入力される第3信号パッドと、第4信号が入力される第4信号パッドと、複数のメモリセルトランジスタが直列に接続されたストリングを含むメモリセルアレイとを、を備える。制御装置は、半導体記憶装置の第3信号パッド及び第4信号パッドに入力される第3信号及び第4信号の少なくともいずれかを切り替えて半導体記憶装置のレディビジー状態を出力することを指示するレディビジーアウトプット開始指示を行う。半導体記憶装置は、所定時間経過後に、第3信号パッドで、半導体記憶装置のレディビジー状態を出力し、コマンドデータまたはアドレスデータを、第4信号パッドを介して取得可能である。
【選択図】図14
特許請求の範囲
【請求項1】
複数の半導体記憶装置と、
制御装置と
を備え、
前記半導体記憶装置は、それぞれ、
第1信号が入力される第1信号パッドと、
第2信号が入力される第2信号パッドと、
第3信号が入力される第3信号パッドと、
第4信号が入力される第4信号パッドと、
複数のメモリセルトランジスタが直列に接続されたストリングを含むメモリセルアレイとを、
を備え、
前記制御装置は、
前記半導体記憶装置の前記第1信号パッドに入力される前記第1信号を切り替えた状態で、前記半導体記憶装置の前記第2信号パッドに入力される前記第2信号をトグルさせつつ、
前記半導体記憶装置の前記第3信号パッドに入力される前記第3信号及び前記半導体記憶装置の前記第4信号パッドに入力される前記第4信号の少なくともいずれかを切り替えて前記半導体記憶装置のレディビジー状態を出力することを指示するレディビジーアウトプット開始指示を行い、
前記半導体記憶装置は、
所定時間経過後に、
前記第3信号パッドで、前記半導体記憶装置のレディビジー状態を出力し、
コマンドデータまたはアドレスデータを、前記第4信号パッドを介して取得可能である
メモリシステム。
続きを表示(約 940 文字)
【請求項2】
前記レディビジーアウトプット開始指示における前記第2信号のトグルの回数は2回以上である
請求項1記載のメモリシステム。
【請求項3】
前記レディビジーアウトプット開始指示における前記第3信号及び前記第4信号は、2組以上のデータを含み、時分割で入力される
請求項1記載のメモリシステム。
【請求項4】
前記第3信号パッドで行われる、前記半導体記憶装置のレディビジー状態の出力は、トグルされている前記第2信号と非同期である
請求項1記載のメモリシステム。
【請求項5】
前記制御装置は、
前記レディビジーアウトプット開始指示を行った後、前記半導体記憶装置の前記第1信号パッドに入力される前記第1信号を、前記レディビジーアウトプット開始指示を行ったときと異なる状態に切り替え、
前記半導体記憶装置は、
前記第1信号の前記レディビジーアウトプット開始指示を行ったときと異なる状態への切り替えに応じて、
前記第3信号パッドでの、前記半導体記憶装置のレディビジー状態の出力を終了する、
請求項1記載のメモリシステム。
【請求項6】
前記制御装置は、
前記レディビジーアウトプット開始指示を行った後、
前記複数の半導体記憶装置のうち少なくともいずれか1つである第1半導体記憶装置に、データの出力を指示するデータアウトコマンドを送信し、
前記第1半導体記憶装置は、
前記レディビジーアウトプット開始指示が行われた後、所定時間経過後に、
前記データアウトコマンドを、前記第4信号パッドを介して取得する
請求項1記載のメモリシステム。
【請求項7】
前記データアウトコマンドによって出力されるデータは、前記第1半導体記憶装置の状態を示すステータスデータである
請求項6記載のメモリシステム。
【請求項8】
前記データアウトコマンドによって出力されるデータは、前記第1半導体記憶装置の制御パラメータを含むフィーチャデータである
請求項6記載のメモリシステム。
発明の詳細な説明
【技術分野】
【0001】
本実施形態は、メモリシステムに関する。
続きを表示(約 2,300 文字)
【背景技術】
【0002】
複数の半導体記憶装置と、制御装置と、を有するメモリシステムが知られている。半導体記憶装置は、複数のメモリセルトランジスタが直列に接続されたストリングを含むメモリセルアレイを備える。
【先行技術文献】
【特許文献】
【0003】
特開2015-176309号公報
特開2022-154323号公報
【発明の概要】
【発明が解決しようとする課題】
【0004】
好適に動作可能なメモリシステムを提供する。
【課題を解決するための手段】
【0005】
一の実施形態に係るメモリシステムは、複数の半導体記憶装置と、制御装置とを備える。半導体記憶装置は、それぞれ、第1信号が入力される第1信号パッドと、第2信号が入力される第2信号パッドと、第3信号が入力される第3信号パッドと、第4信号が入力される第4信号パッドと、複数のメモリセルトランジスタが直列に接続されたストリングを含むメモリセルアレイとを、を備える。
【0006】
制御装置は、半導体記憶装置の第1信号パッドに入力される第1信号を切り替えた状態で、半導体記憶装置の第2信号パッドに入力される第2信号をトグルさせつつ、半導体記憶装置の第3信号パッドに入力される第3信号及び半導体記憶装置の第4信号パッドに入力される第4信号の少なくともいずれかを切り替えて半導体記憶装置のレディビジー状態を出力することを指示するレディビジーアウトプット開始指示を行う。半導体記憶装置は、所定時間経過後に、第3信号パッドで、半導体記憶装置のレディビジー状態を出力し、コマンドデータまたはアドレスデータを、第4信号パッドを介して取得可能である。
【図面の簡単な説明】
【0007】
実施形態に係るメモリシステム10の構成を示す模式的なブロック図である。
(a)はパッケージPKGの構成例を示す模式的な側面図であり、(b)はパッケージPKGの構成例を示す模式的な平面図である。
メモリシステム10の構成例を示す模式的な側面図である。
メモリダイMDの構成を示す模式的なブロック図である。
メモリダイMDの一部の構成を示す模式的な回路図である。
メモリダイMDの一部の構成を示す模式的な斜視図である。
メモリダイMDの一部の構成を示す模式的な回路図である。
メモリダイMDの一部の構成を示す模式的な回路図である。
実施形態におけるコントローラダイCDからメモリダイMDへの信号入力方法について説明するための模式的な図である。
メモリダイMDの動作について説明するための模式的な波形図である。
メモリダイMDの動作について説明するための模式的な表である。
コントローラダイCDとメモリダイMDとの間の入出力信号を示す模式的な波形図である。
コントローラダイCDとメモリダイMDとの間の入出力信号を示す模式的な波形図である。
コントローラダイCDとメモリダイMDとの間の入出力信号を示す模式的な波形図である。
コントローラダイCDとメモリダイMDとの間の入出力信号を示す模式的な波形図である。
コントローラダイCDとメモリダイMDとの間の入出力信号を示す模式的な波形図である。
コントローラダイCDとメモリダイMDとの間の入出力信号を示す模式的な波形図である。
コントローラダイCDとメモリダイMDとの間の入出力信号を示す模式的な波形図である。
コントローラダイCDとメモリダイMDとの間の入出力信号を示す模式的な波形図である。
コントローラダイCDとメモリダイMDとの間の入出力信号を示す模式的な波形図である。
コントローラダイCDとメモリダイMDとの間の入出力信号を示す模式的な波形図である。
コントローラダイCDとメモリダイMDとの間の入出力信号を示す模式的な波形図である。
コントローラダイCDとメモリダイMDとの間の入出力信号を示す模式的な波形図である。
【発明を実施するための形態】
【0008】
以下、実施形態に係るメモリシステムを、図面を参照して詳細に説明する。尚、以下の実施形態はあくまでも一例であり、本発明を限定する意図で示されるものではない。説明の都合上、一部の構成等が省略される場合がある。また、複数の実施形態について共通する部分には同一の符号を付し、説明を省略する場合がある。
【0009】
また、本明細書において「メモリシステム」と言った場合には、メモリカード、SSD(Solid State Drive)等の、コントローラダイを含むシステムを意味する事もある。更に、スマートホン、タブレット端末、パーソナルコンピュータ等の、ホストコンピュータを含む構成を意味する事もある。
【0010】
また、本明細書において、第1の構成が第2の構成に「電気的に接続されている」と言った場合、第1の構成は第2の構成に直接接続されていても良いし、第1の構成が第2の構成に配線、半導体部材又はトランジスタ等を介して接続されていても良い。例えば、3つのトランジスタを直列に接続した場合には、2つ目のトランジスタがOFF状態であったとしても、1つ目のトランジスタは3つ目のトランジスタに「電気的に接続」されている。
(【0011】以降は省略されています)
この特許をJ-PlatPatで参照する
関連特許
個人
露光システム
1か月前
個人
半導体装置
1か月前
KBセーレン株式会社
ワイピングクロス
1か月前
株式会社ソシオネクスト
メモリ回路
25日前
ローム株式会社
メモリ装置
1か月前
株式会社東芝
磁気ヘッド、及び、磁気記録装置
16日前
株式会社ワイ・イー・シー
記憶装置の接続装置
5日前
日本発條株式会社
ヘッド駆動装置
4日前
日本発條株式会社
ヘッド駆動装置
4日前
有限会社フィデリックス
カートリッジとトーンアームの低域共振点検出装置
16日前
ラピステクノロジー株式会社
半導体記憶装置
1か月前
ミネベアミツミ株式会社
スピンドルモーター
1か月前
ミネベアミツミ株式会社
ハードディスク駆動装置
1か月前
ミネベアミツミ株式会社
ハードディスク駆動装置
3日前
株式会社コムラテック
回転体の装着装置及びハードディスクの製造方法
1か月前
キオクシア株式会社
半導体記憶装置及び半導体記憶装置の制御方法
23日前
株式会社半導体エネルギー研究所
記憶装置
1か月前
株式会社半導体エネルギー研究所
半導体装置
1か月前
株式会社半導体エネルギー研究所
半導体装置
1か月前
ラピステクノロジー株式会社
半導体記憶装置及びテスト方法
1か月前
株式会社半導体エネルギー研究所
半導体装置
1か月前
株式会社東芝
磁気記録媒体及び磁気記録装置
1か月前
日本発條株式会社
ワークのクリーニング装置と、クリーニング方法
1か月前
株式会社フジミインコーポレーテッド
研磨用組成物、基板の製造方法および研磨方法
1か月前
株式会社フジミインコーポレーテッド
研磨用組成物、基板の製造方法および研磨方法
1か月前
株式会社半導体エネルギー研究所
情報処理装置の動作方法
1か月前
キオクシア株式会社
メモリ評価ボード、メモリ評価方法、およびシステムプログラム
1か月前
華邦電子股ふん有限公司
半導体記憶装置
1か月前
TDK株式会社
ニューロモルフィックデバイス及びニューロモルフィックデバイスの制御方法
1か月前
旺宏電子股ふん有限公司
コンピューティングシステム及びその動作の方法
10日前
富士フイルム株式会社
磁気記録媒体、磁気テープカートリッジおよび磁気記録再生装置
25日前
ウェスタン デジタル テクノロジーズ インコーポレーテッド
マルチタイムプログラマブルメモリデバイス及び方法
11日前
華邦電子股ふん有限公司
半導体記憶装置の初期設定装置
1か月前
華邦電子股ふん有限公司
半導体記憶装置及びその制御方法
1か月前
華邦電子股ふん有限公司
半導体記憶装置及びその制御方法
10日前
ウェスタン デジタル テクノロジーズ インコーポレーテッド
磁気記憶装置用のランプ支持体
3日前
続きを見る
他の特許を見る