TOP特許意匠商標
特許ウォッチ DM通知 Twitter
10個以上の画像は省略されています。
公開番号2020171175
公報種別公開特許公報(A)
公開日20201015
出願番号2019072763
出願日20190405
発明の名称整流回路装置
出願人パナソニックIPマネジメント株式会社
代理人個人,個人
主分類H02M 7/12 20060101AFI20200918BHJP(電力の発電,変換,配電)
要約【課題】チョッピング休止位相幅の計測時間を最低回転数に基づき設定する事により、駆動状況の変化が引き起こす電源高調波の変化に対して電圧指令が追従できず、電源高調波を増大させる場合がある。
【解決手段】負荷変動を伴う駆動状況において、電圧指令の更新値に影響を与える第3の制御部223内のチョッピング位相幅検出器212で決定するチョッピング休止位相幅を、インバータ制御部の出力信号であるモータ回転数をカットオフ周波数とした低域通過フィルタである可変LPF器に入力し、可変LPF器の出力が実質的に所定の位相幅となる様に所定の目標直流電圧を調整する事で、チョッピング休止位相幅の計測時間が圧縮機の最低回転数で決定される事が無くなり、環境変化により引き起こされる電源高調波の変化に電圧指令が追従するため、損失を低減しながら電源高調波を規制内に抑える事が出来る。
【選択図】図1
特許請求の範囲【請求項1】
半導体スイッチをチョッピング動作させることにより、単相交流電源からの交流電圧、或いは該交流電圧を整流した脈動電圧を、リアクタを介して短絡又は開放し、前記単相交流電源から直流電圧に整流した後、インバータ装置とモータ電流検出器とモータにより構成された負荷に電力を供給する整流回路装置であって、前記整流回路装置は、前記単相交流電圧の波形と同一周波数の目標電流波形を生成する波形生成部と、前記単相交流電源から流れる交流電流、又は整流後の脈動電流を検出する交流電流検出部と、前記直流電圧を検出する直流電圧検出部と、前記モータを回転数制御する前記インバータ制御部と、前記検出された交流電流の波形が実質的に前記目標電流波形となるように前記半導体スイッチのチョッピング動作を制御する第1の制御部と、検出された前記直流電圧が実質的に所定の目標直流電圧となるように前記目標電流波形の振幅を制御する第2の制御部と、前記単相交流電源の電源半周期毎に電源半周期における前記半導体スイッチのチョッピングが連続して停止している期間であるチョッピング休止位相幅を検出し、前記チョッピング休止位相幅を可変LPF器に入力し、前記可変LPF器の出力が実質的に所定の位相幅となる様に前記所定の目標直流電圧を制御する第3の制御部と、により構成され、前記可変LPF器は、カットオフ周波数を前記インバータ制御部の出力信号であるモータ回転数或いはモータ回転数指令値とする事により、カットオフ周波数を可変とした低域通過フィルタである事を特徴とする整流回路装置。
続きを表示(約 900 文字)【請求項2】
前記所定の位相幅は、電源半周期に対して0度から180度の範囲で、負荷の状況、若しくは外部からの指令に応じて変更して設定されるよう構成された請求項1に記載の整流回路装置。
【請求項3】
前記負荷の状況の指標として、前記交流電流の値、前記交流電流に基づいて計算される入力電力、または前記モータに対する回転数又は回転数指令値を用いる様に構成された請求項1から請求項2の何れか一項に記載の整流回路装置。
【請求項4】
前記第3の制御部は、前記単相交流電源の電源半周期において、複数の前記チョッピング休止位相幅が存在するときに、当該期間内のいずれかの位相幅、若しくは合計の位相幅を当該の電源半周期におけるチョッピング休止位相幅とする様に構成された請求項1から請求項3のいずれか一項に記載の整流回路装置。
【請求項5】
前記目標電流波形は、前記目標電流波形の瞬時の絶対値が、前記単相交流電源の電源半周期において、(a)当該期間の開始点から、所定の中間点までは、時間経過と共に、増加し、若しくは増加し、かつ、一部期間で一定であるように実質的に単調増加し、(b)前記中間点から終了点までは、時間経過とともに、減少し、若しくは減少し、かつ、一部期間で一定であるように実質的に単調減少した後、ゼロとなる期間を有するように設定された請求項1から請求項5の何れか一項に記載の整流回路装置。
【請求項6】
前記目標電流波形は、前記目標電流波形の瞬時の絶対値が、前記単相交流電源の電源半周期において、(a)当該期間の開始点から、所定の第1の中間点までは、ゼロとなる期間を有し、(b)前記第1の中間点から所定の第2の中間点までは、増加し、若しくは増加し、かつ、一部期間で一定であるように実質的に単調増加し、(c)前記第2の中間点から終了点までは、時間経過と共に、減少し、若しくは減少し、かつ、一部期間で一定であるように実質的に単調減少した後、ゼロとなる期間を有するように設定された請求項1から請求項7の何れか一項に記載の整流回路装置。

発明の詳細な説明【技術分野】
【0001】
本開示は、交流電源からの交流を直流に整流する整流回路装置に関する。
続きを表示(約 13,000 文字)【背景技術】
【0002】
一般に、この種の整流回路装置としては種々のものが提案されている。
【0003】
図15は特許文献1に開示された整流回路装置の構成を示す回路図であり、図16は図15の整流回路装置における制御部の構成を示すブロック図である。
【0004】
図15に示した整流回路装置においては、交流電源1の両出力端子を整流ブリッジ2とリアクタ3aを介して半導体スイッチ3cのオン状態により閉回路を生成して、リアクタ3aに電流を充電し、半導体スイッチ3cがオフ状態になったときに、ダイオード3bにより負荷4に電流を供給する構成である。このように構成することにより、図15の整流回路装置は交流電源1の瞬時電圧が低い期間においても電源電流が流れ、電源電流の高調波成分が少なくなり、力率が改善する構成である。
【0005】
本特許文献においては、半導体スイッチ3cを、交流電源1の周波数よりも十分に高い周波数で、きめ細かくオン/オフ駆動して、交流電源1の交流電圧をチョッピングする(以下、「半導体スイッチをチョッピング動作させる」又は「半導体スイッチによるチョッピング」という。)とき、半導体スイッチ3cに電流が流れるため、回路の損失が発生するという従来の課題に対し、半導体スイッチ3cを常にチョッピング動作させるのではなく、交流位相の特定の期間だけチョッピング動作させ、残りの期間は休止させる方法が提案されている。
【0006】
図15に示した整流回路装置においては、交流電源1からの交流電圧を整流ブリッジ2で整流して、脈動を含む直流電圧に変換した後、その電力がリアクタ3a、ダイオード3bを介して、平滑コンデンサ3dおよび負荷4に供給されており、リアクタ3aを介して、整流ブリッジ2からの出力電圧を半導体スイッチ3cで短絡できるように構成することにより、周知の昇圧チョッパ回路3による力率改善機能つきの整流回路装置が構成されている。
【0007】
図15に示した整流回路装置においては、昇圧チョッパ回路3が、入力電流検出器6および入力電流検出部10で入力電流を検出し、入力電流の波形が入力電圧検出部11で検出した入力電圧波形(電源電圧波形)と同じ形状になるように半導体スイッチ3cをチョッピング動作させ、かつ、出力電圧が所望の電圧になるように、入力電流の大きさを調整している。
【0008】
特に、特許文献1では、半導体スイッチを高調波が少なくなるための最低限の区間のみチョッピング動作させることにより、回路の損失を低減させることを提案している。
【0009】
図16はその提案のための制御方法をブロック図で示したものである。図16において、電源ゼロクロス検出手段5により、電源電圧の位相を検出し、パルスカウンタ13aにより一定の期間のみ、図15の半導体スイッチ3cのチョッピング動作を許可し、それ以外の期間では、半導体スイッチ3cがオフになるように保持している。この制御方法により、電源高調波をほとんど増加させることなく、かつ低損失となる整流回路装置を実現している。
【0010】
また、特許文献2の整流回路装置の制御方法においては、電源電圧の波形を必要とする構成であるが、電源電圧の波形を使用することなく、予め決めた波形により同様の動作を実現する制御方法も提案されている。さらに、特許文献3では目標となる電流波形を有することなく、同様の効果が発揮されることを目的とする簡便な方法も提案されている。
【0011】
なお、図15に示した整流回路装置の場合には、入力電流が一旦整流された後の電流で代用されており、その入力電流の絶対値の情報を得て、この絶対値の大きさを調整する構成である。このように入力電流の絶対値の大きさを調整することは、入力電流の振幅を調整することと等価であることは、広く知られている。
【0012】
ところで、負荷が決まっている条件では、出力電圧が一定になるように制御され、また、半導体スイッチをチョッピング動作させる期間も固定されているため、検出された出力電圧が誤差を含む場合、電流波形が変化してしまう事となる。
【0013】
例えば、実効値200Vの交流を整流して約280Vの直流を得る場合に、直流電圧が1V変化するだけで電流波形が大きく変化する。直流電圧の280Vに対して1Vの精度は、0.3%に相当し、抵抗で電圧を分圧して低い電圧を生成する場合には、非常に高い精度の抵抗が必要になってしまう。このため、従来の整流回路装置においては、出力電圧の検出精度を加味して、変化した電流波形でも高調波が少なくなるように、チョッピングする期間をより長く設定する必要があった。したがって、このような特許文献1に代表されるような整流回路装置においては、チョッピングする期間をより長く設定する事で回路の損失が増加するという課題を有している。
【0014】
加えて、特許文献1に代表されるような整流回路装置は、一般にデジタルコンピュータを用いて実現されるが、高精度な直流電圧の電圧制御を実現しようとすると、直流電圧を高分解能、すなわちビット数の多いアナログ−デジタル変換(以下、「AD変換」という。)器が必要になり、回路負担が大きくなってしまう。この場合においても、実際に制御回路が検出できる検出精度を加味して、変化した電流波形でも高調波が少なくなるように、チョッピングする期間をより長く設定して、回路の損失を少し増加させる必要があるという課題を有している。
【0015】
さらに、特許文献1から特許文献3に示されるような整流回路装置では、出力電圧が低いほど回路の損失が少なくなるが、電源電圧の瞬時値よりも低い電圧に出力電圧を設定しようとした場合、半導体スイッチをチョッピング動作させる期間の交流電圧が出力電圧より低くても、半導体スイッチをチョッピング動作させる期間に昇圧動作により出力電圧が上昇してしまう現象が発生する。このため、回路の損失がより少なく、より低い出力電圧に設定することが難しいという課題を有している。
【0016】
また、特許文献1から特許文献3に示されるような整流回路装置では、チョッピングする期間が一律に設定されており、チョッピングする期間は、想定された最大の入力電力に対して設定されている。このため、このような従来の整流回路装置は、入力電力が小さく電源高調波電流の規制レベルに対して余裕のある状況においても、規定のチョッピング動作を実行しなければならず、その結果、回路の損失を最小に出来ないという課題を有している。
【0017】
それらの課題に対し特許文献4では、出力電圧の検出精度によらず、接続されている負荷の状況、或いは外部からの指令に応じて電源高調波電流を電源高調波規制値以下に低減することができ、かつ回路の損失を低減することができる整流回路装置の制御方法として、以下のものが提案されている。
【0018】
図17は特許文献4に開示された整流回路装置の構成を示す回路図であり、図18は図17の整流回路装置における制御部の構成を示すブロック図である。
【0019】
特許文献4に示す整流回路装置は、半導体スイッチ104a及び104bをチョッピング動作させることにより、単相交流電源1からの交流電圧を、リアクタ102を介して短絡又は開放して、前記単相交流電源1から直流電圧に整流して、負荷に電力を供給する整流回路装置において、交流電圧の波形と同一周波数の目標電流波形を生成する波形生成部(AC電圧位相検出器201、目標電流波形生成器202で構成)と、単相交流電源1から流れる交流電流を検出する交流電流検出器103と、直流電圧を検出する直流電圧検出器110と、検出された交流電流の波形が実質的に目標電流波形となるように半導体スイッチ104a及び104bのチョッピング動作を制御する第1の制御部(乗算器208、減算器209、Iac補償演算器210、PWM変換器211で構成)と、検出された直流電圧が実質的に所定の目標直流電圧となるように目標電流波形の振幅を制御する第2の制御部(減算器206、Vdc補償演算器207で構成)と、前記単相交流電源1の電源半周期に検出される交流電流の最大値と検出されたチョッピング休止位相幅を関連付けて記憶し、電源周期より長い所定の期間内において記憶した中から最も大きな交流電流と関連付けられているチョッピング休止位相幅を抽出し、抽出したチョッピング休止位相幅が実質的に所定の位相幅となる様に前記所定の目標直流電圧を制御する第3の制御部(チョッピング位相幅検出器212、目標位相幅設定器203、減算器204、位相幅補償演算器205で構成)とを備えている。
【0020】
特許文献4によれば、接続された負荷の状況、或いは外部からの指令に応じて所望の位相幅を変化させることが可能であり、大きな電源高調波を含む交流電圧の最大値におけるチョッピング休止位相幅に絞って所望の位相幅と比較し、目標電圧指令を修正することにより、常に回路損失が少なく、かつ電源高調波規制を守りながら整流動作を実現することができる整流回路装置を提供することができるとしている。
【先行技術文献】
【特許文献】
【0021】
特開2005−253284号公報
特開2007−129849号公報
特開2000−224858号公報
特許6145896号
【発明の概要】
【発明が解決しようとする課題】
【0022】
前記従来技術に係る整流回路装置では、入力電圧のピーク付近を中心にスイッチングの無いチョッピング休止位相幅が発生する。ここで、整流回路装置の負荷を、ロータリー圧縮機等の様に、機械角一回転中で負荷が変動する特性を持つものを対象とした場合、チョッピングの無いところでは、負荷の変動に応じた入力電流が流れる為、電源半周期毎に入力電流の波高値は大きく変動し、入力電流の電源高調波を押し上げる。
【0023】
入力電流が電源半周期毎に変動している状況で、最大チョッピング休止位相幅を決めるための計測時間を、電源周期より長い所定の周期で一律に決めた場合、機械角一回転の負荷の変動を捕らえるためには、最短で最低回転数に基づき設定された周期となる。
【0024】
従来技術ではチョッピング休止位相幅が所定のオフ幅となる様に電圧指令を変更するため、電圧指令の変更周期はチョッピング休止位相幅の更新周期に影響を受ける事となり、最低回転数に制限されてしまう事となる。このため、圧縮機の回転数の変化や環境の変化により引き起こされる電源高調波の変化に対する電圧指令の追従性が遅れる可能性がある。
【0025】
本発明の目的は、上記問題点を解決することであり、入力電流が変動している状況において、チョッピング休止位相幅の更新周期を一律とせず、回転数や負荷の変動に応じた出力を利用することにより、圧縮機の回転数の変化や負荷の変化により引き起こされる電源高調波の変化に対する電圧指令の追従性を改善すると同時に、所望のチョッピング休止位相幅とすべく、入力電圧のピーク値より整流回路装置の出力電圧を低く調整しながら目標直流制御をする事により、次数間の高調波を低減する事ができ、かつ回路損失を低減する事ができる整流回路装置を提供する事にある。
【課題を解決するための手段】
【0026】
本発明に係る整流回路装置は、半導体スイッチをチョッピング動作させることにより、単相交流電源からの交流電圧、或いは該交流電圧を整流した脈動電圧を、リアクタを介して短絡又は開放し、前記単相交流電源から直流電圧に整流した後、インバータ装置とモータ電流検出器とモータにより構成された負荷に電力を供給する整流回路装置であって、
前記整流回路装置は、
前記単相交流電圧の波形と同一周波数の目標電流波形を生成する波形生成部と、
前記単相交流電源から流れる交流電流、又は整流後の脈動電流を検出する交流電流検出部と、
前記直流電圧を検出する直流電圧検出部と、
前記検出された交流電流の波形が実質的に前記目標電流波形となるように前記半導体スイッチのチョッピング動作を制御する第1の制御部と、
検出された前記直流電圧が実質的に所定の目標直流電圧となるように前記目標電流波形の振幅を制御する第2の制御部と、
前記単相交流電源の電源半周期毎に電源半周期における前記半導体スイッチのチョッピングが連続して停止している期間であるチョッピング休止位相幅を検出し、前記チョッピング休止位相幅を可変LPF器に入力し、前記可変LPF器の出力が実質的に所定の位相幅となる様に前記所定の目標直流電圧を制御する第3の制御部と、
により構成され、
前記可変LPF器は、カットオフ周波数を前記インバータ制御部の出力信号であるモータ回転数或いはモータ回転数指令値とする事により、カットオフ周波数を可変とした低域通過フィルタである事を特徴とするものである。
【0027】
これにより、負荷変動を伴う駆動状況において、第3の制御部で決定する電圧指令の更新周期に影響を与えるチョッピング休止位相幅を、可変LPF器301の出力により得る事としたため、計測時間が圧縮機の最低回転数に影響される事が無くなるため、圧縮機の回転数の変化や環境の変化により引き起こされる電源高調波の変化に対する電圧指令の追従性が改善する。
【発明の効果】
【0028】
本発明の整流回路装置は、負荷変動を伴う駆動状況において、圧縮機の回転数の変化や環境の変化により引き起こされる電源高調波の変化に対する電圧指令の追従性を改善すると同時に、所望のチョッピング休止位相幅とすべく、入力電圧のピーク値より整流回路装置の出力電圧を低く調整しながら目標直流制御をする事により、電源高調波レベルを抑制しつつ回路損失を低減する事ができる
【図面の簡単な説明】
【0029】
本発明に係る実施の形態1の整流回路装置の構成を示す回路図である。
図1の整流回路装置における整流回路制御部の構成を示すブロック図である。
図2の可変LPF器の周波数特性を示す特性図である。
本発明に係る実施の形態1の整流回路装置における整流回路制御部内の目標位相幅設定器において利用する、所望のチョッピング休止位相幅と交流電流検出値(Iac)の関係を示した特性図である。
図1のインバータ制御部の構成を示すブロック図である。
図1の整流回路装置の第1の動作例に係る制御動作を説明するための図であって、(a)交流電圧(以下、AC電圧という。)と整流後の直流電圧(以下、DC電圧という。)との関係と、(b)制御すべき目標電流波形と、(c)実際に制御した後の交流電流(以下、AC電流という。)と、を示す信号波形図である。
図1の整流回路装置の第2の動作例に係る制御動作を説明するための図であって、(a)AC電圧と整流後のDC電圧との関係と、(b)制御すべき目標電流波形と、(c)実際に制御した後のAC電流と、を示す信号波形図である。
本発明に係る実施の形態2の整流回路装置の第3の動作例に係る制御動作を説明するための図であって、(a)AC電圧と整流後のDC電圧との関係と、(b)制御すべき目標電流波形と、(c)実際に制御した後のAC電流と、を示す信号波形図である。
本発明に係る実施の形態2の整流回路装置の第4の動作例に係る制御動作を説明するための図であって、(a)AC電圧と整流後のDC電圧との関係と、(b)制御すべき目標電流波形と、(c)実際に制御した後のAC電流と、を示す信号波形図である。
本発明に係る実施の形態3の整流回路装置の第5の動作例に係る制御動作を説明するための図であって、(a)AC電圧と整流後のDC電圧との関係と、(b)制御すべき目標電流波形と、(c)実際に制御した後のAC電流と、を示す信号波形図である。
本発明に係る実施の形態3の整流回路装置の第6の動作例に係る制御動作を説明するための図であって、(a)AC電圧と整流後のDC電圧との関係と、(b)制御すべき目標電流波形と、(c)実際に制御した後のAC電流と、を示す信号波形図である。
本発明に係る実施の形態4の整流回路装置の第7の動作例に係る制御動作を説明するための図であって、(a)AC電圧と整流後のDC電圧との関係と、(b)制御すべき目標電流波形と、(c)実際に制御した後のAC電流と、を示す信号波形図である。
本発明に係る実施の形態4の整流回路装置の第8の動作例に係る制御動作を説明するための図であって、(a)AC電圧と整流後のDC電圧との関係と、(b)制御すべき目標電流波形と、(c)実際に制御した後のAC電流と、を示す信号波形図である。
本発明に係る実施の形態5の整流回路装置の第9の動作例に係る制御動作を説明するための図であって、(a)AC電圧と整流後のDC電圧との関係と、(b)制御すべき目標電流波形と、(c)実際に制御した後のAC電流と、を示す信号波形図である。
本発明に係る実施の形態5の整流回路装置の第10の動作例に係る制御動作を説明するための図であって、(a)AC電圧と整流後のDC電圧との関係と、(b)制御すべき目標電流波形と、(c)実際に制御した後のAC電流と、を示す信号波形図である。
本発明に係る実施の形態5の整流回路装置の変形例であり第11の動作例に係る制御動作を説明するための図であって、(a)AC電圧と整流後のDC電圧との関係と、(b)制御すべき目標電流波形と、(c)実際に制御した後のAC電流と、を示す信号波形図である。
本発明に係る実施の形態5の整流回路装置の変形例であり第12の動作例に係る制御動作を説明するための図であって、(a)AC電圧と整流後のDC電圧との関係と、(b)制御すべき目標電流波形と、(c)実際に制御した後のAC電流と、を示す信号波形図である。
本発明に係る実施の形態5の整流回路装置の変形例であり第13の動作例に係る制御動作を説明するための図であって、(a)AC電圧と整流後のDC電圧との関係と、(b)制御すべき目標電流波形と、(c)実際に制御した後のAC電流と、を示す信号波形図である。
本発明に係る実施の形態5の整流回路装置の変形例であり第14の動作例に係る制御動作を説明するための図であって、(a)AC電圧と整流後のDC電圧との関係と、(b)制御すべき目標電流波形と、(c)実際に制御した後のAC電流と、を示す信号波形図である。
本発明に係る実施の形態6の整流回路装置の構成を示す回路図である。
本発明に係る実施の形態7の整流回路装置の構成を示す回路図である。
本発明に係る実施の形態8の整流回路装置の構成を示す回路図である。
従来の整流回路装置の構成を示す回路図である。
図15の従来の整流回路装置における制御部の詳細構成を示すブロック図である。
従来の整流回路装置の構成を示す回路図である。
図17の従来の整流回路装置における制御回路の詳細構成を示すブロック図である。
【発明を実施するための形態】
【0030】
以下、本発明に係る整流回路装置の制御方法の各態様について説明する。以下の各態様の説明において、括弧内の符号等は後述する各実施の形態における関連する要素の符号等を表すものであるが、本発明を各実施の形態の構成に限定するものではない。
【0031】
本発明の第1の態様は、
半導体スイッチをチョッピング動作させることにより、単相交流電源からの交流電圧、或いは該交流電圧を整流した脈動電圧を、リアクタを介して短絡又は開放し、単相交流電源から直流電圧に整流した後、インバータ装置とモータ電流検出器とモータにより構成された負荷に電力を供給する整流回路装置であって、
整流回路装置は、単相交流電圧の波形と同一周波数の目標電流波形を生成する波形生成部220(AC電圧位相検出器201、目標電流波形生成器202で構成)と、単相交流電源から流れる交流電流、又は整流後の脈動電流を検出する交流電流検出部111及び交流電流検出器103と、直流電圧を検出する直流電圧検出部112及び直流電圧検出器110と、検出された交流電流の波形が実質的に前記目標電流波形となるように半導体スイッチのチョッピング動作を制御する第1の制御部221(減算器209、Iac補償演算器210、PWM変換器211で構成)と、検出された直流電圧が実質的に所定の目標直流電圧となるように目標電流波形の振幅を制御する第2の制御部222(減算器206、Vdc補償演算器207、乗算器208で構成)と、
単相交流電源の電源半周期毎の電源半周期における半導体スイッチ(104a、104b)のチョッピングが連続して停止している期間であるチョッピング休止位相幅と、前記チョッピング休止位相幅を、インバータ制御部の出力信号であるモータ回転数をカットオフ周波数とする可変LPF器に入力し、前記可変LPF器の出力が実質的に所定の位相幅となる様に所定の目標直流電圧を制御する第3の制御部223(可変LPF器301、チョッピング位相幅検出器212、目標位相幅設定器203、減算器204、位相幅補償演算器205で構成)と、により構成される事を特徴として有している。
【0032】
これにより、負荷変動を伴う駆動状況において、計測時間が圧縮機の最低回転数に制限される事が無くなるため。回転数に応じた結果を電圧指令に反映する事ができる事から、圧縮機の回転数の変化や環境の変化により引き起こされる電源高調波の変化に対する電圧指令の追従性を改善すると同時に、所望のチョッピング休止位相幅とすべく、入力電圧のピーク値より整流回路装置の出力電圧を低く調整しながら電源高調波レベルを抑制しつつ目標直流制御をする事により、回路損失を低減する事ができる。
【0033】
本発明の第2の態様は、前記第1の態様における前記所定の位相幅が、電源半周期に対して0度から180度の範囲で、負荷の状況、若しくは外部からの指令に応じて変更して設定されるように構成される事により、所望のチョッピング休止位相幅に応じて整流回路で発生する損失が調整できる事となり、状況に応じた電源高調波と整流回路で発生する損失低減の最適な設定が可能となる。
【0034】
本発明の第3の態様は、前記第1の態様から第2の態様の何れかの態様における前記負荷の状況が、前記交流電流の値、前記交流電流に基づいて計算される入力電力、または前記整流回路装置の出力電力、或いは前記モータに対する回転数又は回転数指令値とする事により、負荷の状況を実際の駆動状況から認識する事ができる事となり、負荷に合わせた所望のチョッピング休止位相幅を設定する事で整流回路において発生する損失が調整できる事となり、状況に応じた電源高調波と整流回路で発生する損失低減の最適な設定が可能となる。
【0035】
本発明の第4の態様は、前記第1の態様から前記の第3の態様の何れかの態様における
前記第3の制御部は、前記単相交流電源の電源半周期において、複数の前記チョッピング休止位相幅が存在するときに、当該期間内のいずれかの位相幅、若しくは合計の位相幅を当該の電源半周期におけるチョッピング休止位相幅とするよう構成されている事により負荷が軽いとき等でスイッチングが安定しない時でも安定したチョッピング休止位相幅が得られる事となり、チョッピング休止幅による電圧制御を安定に実施する事ができる。
【0036】
本発明の第5の態様は、前記第1の態様から前記第4の態様のいずれかの態様における前記目標電流波形は、前記目標電流波形の瞬時の絶対値が、前記単相交流電源の電源半周期において、(a)当該期間の開始点から、所定の中間点までは、時間経過とともに、増加し、若しくは増加し、かつ、一部期間で一定であるように実質的に単調増加し、(b)前記中間点から終了点までは、時間経過とともに、減少し、若しくは減少し、かつ、一部期間で一定であるように実質的に単調減少した後、ゼロとなる期間を有するように設定している事により、入力電源電圧よりも整流回路の出力電圧が低い設定が可能となる事となり、整流回路装置で発生する損失と電源高調波を双方考慮しながら軽減する事が可能となる。
【0037】
本発明の第6の態様は、前記第1の態様から前記第5の態様の何れかの態様における前記目標電流波形は、前記目標電流波形の瞬時の絶対値が、前記単相交流電源の電源半周期において、(a)当該期間の開始点から、所定の第1の中間点までは、ゼロとなる期間を有し、(b)前記第1の中間点から所定の第2の中間点までは、増加し、若しくは増加し、かつ、一部期間で一定であるように実質的に単調増加し、(c)前記第2の中間点から終了点までは、時間経過とともに、減少し、若しくは減少し、かつ、一部期間で一定であるように実質的に単調減少した後、ゼロとなる期間を有する様に設定していることにより、入力電源電圧よりも整流回路の出力電圧が低い設定が可能となる事となり、整流回路装置で発生する損失に関し電源高調波を考慮しながら軽減する事が可能となる。
【0038】
以下、本発明の整流回路装置に係る実施の形態について、添付の図面を参照しながら説明する。なお、本発明の整流回路装置は、以下の実施の形態に記載した整流回路装置の構成に限定されるものではなく、以下の実施の形態において説明する技術的思想と同等の技術的思想に基づいて構成されるものを含む。また、以下の各実施の形態において、同様の機能を有する構成要素については同一の符号を付して説明する。
【0039】
(実施の形態1)
図1は本発明に係る実施の形態1の整流回路装置の構成を示す回路図である。図1において、単相交流電源1の両出力端子を、単相交流電源1の極性に応じてリアクタ102を介して半導体スイッチ104aとダイオード105c或いは半導体スイッチ104bとダイオード105dにより短絡することにより、それぞれ1つのループが構成される。交流電流検出器103は、そのループの電流を検出し、検出された電流値Iacを示す信号を整流回路制御部100に出力する。
【0040】
例えば、半導体スイッチ104aと104bが接続される点の電圧よりも、ダイオード105cとダイオード105dが接続される点の電圧が高い場合は、半導体スイッチ104aをオン状態にすると、リアクタ102の電流は、単相交流電源1、交流電流検出器103、ダイオード105c、半導体スイッチ104a、リアクタ102と流れ増加する。
【0041】
この時、半導体スイッチ104aをオフ状態にすると、リアクタ102に流れていた電流はダイオード105cから平滑コンデンサ106および負荷4に流れ、負荷4に電力を供給する。
【0042】
一方、半導体スイッチ104aと104bが接続される点の電圧よりも、ダイオード105cとダイオード105dが接続される点の電圧が低い場合は、半導体スイッチ104bをオン状態にすると、リアクタ102の電流は、単相交流電源1、リアクタ102、半導体スイッチ104b、ダイオード105d、交流電流検出器103と流れ増加する。
【0043】
この時、半導体スイッチ104bをオフ状態にすると、リアクタ102に流れていた電流はダイオード105aから平滑コンデンサ106および負荷4に流れ、負荷4に電力を供給する。
【0044】
負荷4に印加される平滑コンデンサ106の両端の直流電圧Vdcは、直流電圧検出器110により検出され、直流電圧検出器110は検出された直流電圧Vdcを示す信号を整流回路制御部100に出力する。
【0045】
また、単相交流電源1から入力された交流電圧の位相検出部である電圧レベル比較器109は、単相交流電源1のAC電圧レベルを所定のしきい値電圧と比較することにより、当該しきい値電圧以上であるか否かを示す2値信号Scomを発生して整流回路制御部100に出力する。整流回路制御部100は、2値信号Scomの周期および位相に基づいて、単相交流電源1から出力されるAC電圧の位相を検知する。整流回路制御部100は、検知されたAC電圧の位相に基づいて、AC電圧と実質的に同一の周波数であって、AC電圧と相似形状を有する目標電流波形を生成し、交流電流検出器103により検出された電流値Iacが前記生成した目標電流波形の相似形状に漸近するように、単相交流電源1の極性に応じ半導体スイッチ104a又は半導体スイッチ104bをチョッピング動作させるように制御する。
【0046】
さらに、整流回路制御部100は、直流電圧検出器110により検出された直流電圧Vdcが、整流回路制御部100内で設定された所望の直流電圧となる様に、その偏差に応じて、生成する目標電流波形の相似比率を調整する。
【0047】
ここで、整流回路制御部100は、実際の直流電圧Vdcが所望の直流電圧より低ければ、目標電流波形の相似比率を増大させて、大きな電流になるように制御し、実際の直流電圧Vdcが所望の直流電圧よりも高ければ、小さな電流になるように制御する。また、整流回路制御部100は、単相交流電源1の極性に応じた半導体スイッチ104a又は半導体スイッチ104bのチョッピング状態からパルス幅変調駆動(以下、「PWM」という。)していないチョッピング休止位相幅を検出し、チョッピング位相幅と所望の値との偏差を検出し、当該偏差に応じて前記所望の直流電圧値を調整する。
【0048】
負荷4は、インバータ装置5とモータ電流検出器113とモータ7で構成されている。インバータ制御部300は、モータ電流検出器113とインバータ装置5により、モータ7を制御する。
【0049】
図2は図1の整流回路制御部100の詳細構成を示すブロック図である。図2の整流回路制御部100において、当該制御システムとしての最終制御目標は、可変LPF器301が出力した情報を目標位相幅設定器203からの所望の位相幅θωOFF*に制御する事である。
【0050】
まず、AC電圧位相検出器201は、単相交流電源1の電圧レベルを所定のしきい値電圧Vthと比較することにより2値化した2値信号Scomに基づいて、AC位相を検出し、検出したAC位相を示す信号を目標電流波形生成器202およびチョッピング位相幅検出器212に出力する。
(【0051】以降は省略されています)

この特許をJ-PlatPatで参照する

関連特許

パナソニックIPマネジメント株式会社
電池
パナソニックIPマネジメント株式会社
電池
パナソニックIPマネジメント株式会社
モータ
パナソニックIPマネジメント株式会社
洗濯機
パナソニックIPマネジメント株式会社
乾燥機
パナソニックIPマネジメント株式会社
送風機
パナソニックIPマネジメント株式会社
モータ
パナソニックIPマネジメント株式会社
洗濯機
パナソニックIPマネジメント株式会社
洗濯機
パナソニックIPマネジメント株式会社
冷蔵庫
パナソニックIPマネジメント株式会社
洗濯機
パナソニックIPマネジメント株式会社
洗濯機
パナソニックIPマネジメント株式会社
洗濯機
パナソニックIPマネジメント株式会社
洗濯機
パナソニックIPマネジメント株式会社
洗濯機
パナソニックIPマネジメント株式会社
洗濯機
パナソニックIPマネジメント株式会社
冷蔵庫
パナソニックIPマネジメント株式会社
組電池
パナソニックIPマネジメント株式会社
冷蔵庫
パナソニックIPマネジメント株式会社
室内機
パナソニックIPマネジメント株式会社
冷蔵庫
パナソニックIPマネジメント株式会社
樹脂管
パナソニックIPマネジメント株式会社
洗濯機
パナソニックIPマネジメント株式会社
冷蔵庫
パナソニックIPマネジメント株式会社
パネル
パナソニックIPマネジメント株式会社
調理器
パナソニックIPマネジメント株式会社
送風機
パナソニックIPマネジメント株式会社
乾燥機
パナソニックIPマネジメント株式会社
送風機
パナソニックIPマネジメント株式会社
抵抗器
パナソニックIPマネジメント株式会社
洗濯機
パナソニックIPマネジメント株式会社
洗濯機
パナソニックIPマネジメント株式会社
洗濯機
パナソニックIPマネジメント株式会社
電動機
パナソニックIPマネジメント株式会社
天井扇
パナソニックIPマネジメント株式会社
室外機
続きを見る